Nieuws

DAC: Avatar planningstools zijn gebaseerd op een uniforme hiërarchische database

Avatar at DAC 2018

De tools zijn gebouwd op ATopTech-technologieën die het onderwerp waren van een rechtszaak die door Synopsys werd aangespannen. Daarna werden de tools herbouwd, het commando dat hetzelfde was als het Synopsys-commando werd gewijzigd, legde Lily Cheng, manager Application Engineering, Avatar uit.

door Caroline Hayes op DAC

Aprisa heeft plaatsing, klokboomsynthese, routing, optimalisatie en embedded analyse-engines voor IC-ontwerp. Het ondersteunt standaard data-ingangen en -uitgangen, waaronder Verilog, SDc, LEF / DEF, Liberty en GDSII. De gepatenteerde technologieën zijn specifiek ontwikkeld om de ontwerpuitdagingen op 28nm en lager aan te kunnen, met zijn plaats- en routetools gecertificeerd door halfgeleiders voor ontwerpen op 28nm, 20nm, 16nm, 14nm, 10nm en 7nm procesknooppunten.

Het plaatsingstool selecteert dynamisch en automatisch dominante scenario's voor optimalisatie om efficiënt alle aftekeningscenario's tijdens fysieke implementatie te omvatten om het aantal ontwerpiteraties te verminderen.

Het ondersteunt ook alle EM-regels van geavanceerde procesknooppunten met geïntegreerde EM-controle en vaststelling tijdens routering.
Interne analyse-engines correleren met de gieterij-goedgekeurde sign-off tools voor voorspelbare ontwerpsluiting, legt Cheng uit.

Een ander kenmerk is analyse van de timing van nabij aftekenen. De ingebouwde timer correleert met sign-off-timingtools en ondersteunt verschillende on-chip-variatiemethoden, waaronder AOCV, SBOCV, SOCV en LVF. Het ondersteunt ook op grafieken gebaseerde en padgebaseerde analyse en optimalisatie en geavanceerde signaalintegriteit en ruisanalyse. Alle timingfuncties worden ingeschakeld tijdens optimalisatie, waarvan wordt beweerd dat ze de convergentiesnelheid verhogen.

Color-Aware DPT-routering is de gepatenteerde routeringstechnologie van het bedrijf die correct-voor-constructie-methoden gebruikt om schendingen van dubbele patronentechnologie tijdens het afmelden van de DRC te voorkomen.

Zowel UPF als CPF worden ondersteund voor optimalisatie met laag vermogen, met lekkage en dynamische, krachtgestuurde optimalisatie.

Apogee deelt de analysemachine en database van Aprisa voor correlatie tussen bock en timing op het hoogste niveau. Het biedt een naadloze, geïntegreerde ontwerpomgeving voor complexe chipontwerpen met een laag energieverbruik en matrijsafmetingen. Het multi-threaded en gedistribueerde systeem is ontworpen voor een hoge rekencapaciteit.